杏悦2首頁

杏悦2網站xml地圖

當前位置: 杏悦2 >> 知識庫 >> 正文
【計算機組成原理】存儲系統(三)—— 主存儲器與CPU的連接
發布時間👩🏿‍🚀:2024-04-02       編輯:網絡中心       瀏覽次數:

一👼、主存儲器與CPU的連接

在這裡插入圖片描述

在這裡插入圖片描述

在這裡插入圖片描述

(一)、增加主存的存儲字長-位擴展

(二)、增加主存的存儲字數-字擴展

在這裡插入圖片描述

在這裡插入圖片描述

一、雙口RAM & 多模塊存儲器

在這裡插入圖片描述

(一)、雙端口RAM

在這裡插入圖片描述
需要有兩組完全獨立的數據線𓀄、地址線🦖、控制線。CPU、RAM中也要有更複雜的控制電路

兩個端口對同一主存操作有以下4種情況:

  1. 兩個端口同時對不同的地址單元存取數據。

  2. 兩個端口同時對同一地址單元讀出數據🙇‍♂️。

  3. 兩個端口同時對同一地址單元寫入數據👱🏻‍♀️。 【寫入錯誤】

  4. 兩個端口同時對同一地址單元,一個寫入數據,另一個讀出數據🧑🏿‍🎨。 【讀出錯誤】

(二)、多體並行存儲器

在這裡插入圖片描述

每個存儲體存取周期為T,存取時間為 r,假設 T=4r

在這裡插入圖片描述

(三)、總結

在這裡插入圖片描述

鏈接🍓:https://blog.csdn.net/weixin_43848614/article/details/126822189

作者:何為xl

關閉本頁

杏悦2-【杏悦2娱乐新体验】立刻开启您的冒险之旅!教育技術與網絡中心版權所有

©GDAFC Education Technology & Network Center, All Rights Reserved.

杏悅2